基于A(yíng)DRES處理器的并行FFT設(shè)計(jì)及實(shí)現(xiàn)
現(xiàn)代雷達(dá)
頁(yè)數(shù): 6 2022-10-25
摘要: 根據(jù)動(dòng)態(tài)可重構(gòu)嵌入式系統(tǒng)架構(gòu)(ADRES)處理器單指令多數(shù)據(jù)流(SIMD)結(jié)構(gòu)的特點(diǎn),提出了一種基于SIMD的并行化快速傅里葉變換(FFT)算法,其在每個(gè)指令周期并行執(zhí)行8個(gè)基4蝶形運(yùn)算,同時(shí)將數(shù)據(jù)混洗和地址倒序操作嵌入向量蝶形運(yùn)算過(guò)程中執(zhí)行,既保證了向量運(yùn)算的并行度,也掩蓋了FFT結(jié)果倒序所需的時(shí)間。該算法在A(yíng)DRES處理器上實(shí)現(xiàn),結(jié)果顯示,與其他同等規(guī)模運(yùn)算資源的處理器相比...