面向國產(chǎn)高性能加速器的LLVM編譯器設(shè)計(jì)及優(yōu)化
計(jì)算機(jī)工程
頁數(shù): 11 2023-08-25
摘要: 國防科技大學(xué)自主研制的高性能加速器采用中央處理器(CPU)+通用數(shù)字信號(hào)處理器(GPDSP)的片上異構(gòu)融合架構(gòu),使用超長指令集(VLIW)+單指令多數(shù)據(jù)流(SIMD)的向量化結(jié)構(gòu)的GPDSP是峰值性能主要支撐的加速核。主流編譯器在密集的數(shù)據(jù)計(jì)算指令排布、為指令靜態(tài)分配硬件執(zhí)行單元、GPDSP特有的向量指令等方面不能很好地支持高性能加速器?;诘图?jí)虛擬器(LLVM)編譯框架,在前...