基于SRAM緩存和存內(nèi)計(jì)算的低功耗關(guān)鍵詞喚醒系統(tǒng)
計(jì)算機(jī)工程與科學(xué)
頁數(shù): 9 2024-08-15
摘要: 為了解決關(guān)鍵詞喚醒算法部署在邊緣計(jì)算硬件會(huì)帶來較高功耗、給電池驅(qū)動(dòng)的設(shè)備帶來續(xù)航挑戰(zhàn)的問題,提出了一種基于存內(nèi)計(jì)算技術(shù)和軟硬件協(xié)同優(yōu)化的低功耗關(guān)鍵詞喚醒系統(tǒng)。在算法層面,基于標(biāo)準(zhǔn)MFCC算法拓?fù)浣Y(jié)構(gòu)提出了一種三值量化MFCC-CNN聯(lián)合算法,將MFCC中的全部通用矩陣乘映射到神經(jīng)網(wǎng)絡(luò)加速器當(dāng)中。在電路層面,提出了一種基于SRAM的存內(nèi)計(jì)算核心,用于解決傳統(tǒng)馮·諾依曼架構(gòu)加速器存... (共9頁)